# Microprocesadores

Apuntes de clase

Javier Rodrigo López $^{1}$ 

2 de febrero de  $2021\,$ 



 $<sup>^{1}{\</sup>rm Correo\ electr\'onico:\ javiolonchelo@gmail.com}$ 





#### Introducción

Imagen de la portada:  $Dante\ y\ Virgilio\ en\ el infierno,$ por William-Adolphe Bouguereau.

# Índice general

|            | Intro | oducción                                                          | 2 |
|------------|-------|-------------------------------------------------------------------|---|
| 1.         | Mei   | norias semiconductoras                                            | 5 |
|            | 1.1.  | Bancos de registros                                               | 5 |
|            | 1.2.  | Memorias semiconductoras                                          | 5 |
|            |       |                                                                   | 5 |
|            |       |                                                                   | 5 |
|            |       |                                                                   | 5 |
|            | 1.3   |                                                                   | 5 |
|            | 1.0.  | Wapas de memoria                                                  | 0 |
| <b>2</b> . | Mic   | P                                                                 | 7 |
|            | 2.1.  |                                                                   | 7 |
|            | 2.2.  |                                                                   | 7 |
|            | 2.3.  | Elemntos internos de un microprocesador                           | 7 |
|            | 2.4.  | Arquitectura de tres buses                                        | 7 |
|            | 2.5.  | Ejemplos de codificación de instrucciones                         | 7 |
|            | 2.6.  |                                                                   | 7 |
|            | 2.7.  |                                                                   | 7 |
|            | 2.8.  |                                                                   | 7 |
|            | 2.9.  |                                                                   | 7 |
|            |       | •                                                                 | 7 |
|            | 2.10  | Entorno de programación para sistemas empotrados                  | ' |
| <b>3.</b>  | Pro   | cesador ARM Cortex-M0                                             | 9 |
|            | 3.1.  | Historia de ARM                                                   | 9 |
|            | 3.2.  | Arquitectura ARM Cortex-M0                                        | 9 |
|            |       |                                                                   | 9 |
|            |       |                                                                   | 9 |
|            |       |                                                                   | 9 |
|            |       |                                                                   | 9 |
|            |       |                                                                   | 9 |
|            |       | 1                                                                 | 9 |
|            | 3.3.  |                                                                   | 9 |
|            | ა.ა.  | -                                                                 | 9 |
|            |       |                                                                   | 9 |
|            |       | 3.3.2. STM ST32L432KC                                             | 9 |
| 4.         | Téc   | nicas de I/O e interrupciones 1                                   | 1 |
|            | 4.1.  | Entrada/Salida                                                    | 2 |
|            | 4.2.  |                                                                   |   |
|            |       |                                                                   | 2 |
|            |       | •                                                                 | 2 |
|            |       | · · · · · · · · · · · · · · · · · · ·                             | 2 |
|            |       |                                                                   | 2 |
|            |       | 4.3.4. Conceptos de enmascaramiento, vector, prioridad, latencia, | _ |
|            |       |                                                                   | 0 |
|            |       | v I                                                               | 2 |
|            |       | •                                                                 | 2 |
|            |       | 1                                                                 | 2 |
|            | 4.4.  | •                                                                 | 2 |
|            | 4.5.  |                                                                   | 2 |
|            | 4.6.  | · ·                                                               | 2 |
|            | 4.7.  | Sistemas controlados por eventos                                  | 2 |
|            |       | 4.7.1. Concepto de sistema reactivo y de evento                   | 2 |
|            |       | 4.7.2. Máquinas de estados finitos controladas por eventos        | 2 |
|            | 4.8.  |                                                                   | 2 |

|           |      | 4.8.2.<br>4.8.3.<br>4.8.4. | Concepto Parámetros y variantes Interfaz físico UART y transceiver Programación | <br>12<br>12<br>12 |
|-----------|------|----------------------------|---------------------------------------------------------------------------------|--------------------|
| <b>5.</b> |      | orator                     |                                                                                 | 13                 |
|           | 5.1. | Lengua                     | uaje de ensamble                                                                | <br>13             |
|           | 5.2. | Entrad                     | m ada/Salida                                                                    | <br>13             |
|           | 5.3. | Tempo                      | porizadores e interrupciones                                                    | <br>13             |
|           | 5.4. | Diseño                     | no de aplicación de mediana complejidad                                         | <br>13             |

# Memorias semiconductoras

| 1.1 | Bancos | de | registros |
|-----|--------|----|-----------|
|     |        |    |           |

#### 1.2 Memorias semiconductoras

- 1.2.1. Clasificación
- 1.2.2. Características
- 1.2.3. Parámetros
- 1.3 Mapas de memoria

# Microprocesadores

| 2.1  | Concepto de algoritmo                                            |
|------|------------------------------------------------------------------|
| 2.2  | Sistemas secuenciales con memoria. Definición de microprocesador |
| 2.3  | Elemntos internos de un microprocesador                          |
| 2.4  | Arquitectura de tres buses                                       |
| 2.5  | Ejemplos de codificación de instrucciones                        |
| 2.6  | Evolución de los microprocesadores                               |
| 2.7  | Modelos de programación y set de instrucciones                   |
| 2.8  | Pila                                                             |
| 2.9  | Característica de las arquitecturas                              |
| 2.10 | Entorno de programación para sistemas empotrados                 |

## Procesador ARM Cortex-M0

| 3.1 | Historia | de | ARM |
|-----|----------|----|-----|
|     |          |    |     |

#### 3.2 Arquitectura ARM Cortex-M0

- 3.2.1. Características principales de la arquitectura
- 3.2.2. Organización de memoria
- 3.2.3. Modelo de programación
- 3.2.4. Set de instrucciones
- 3.2.5. Reset del procesador
- 3.2.6. Tamaños de datos
- 3.3 Microcontroladores basados en arquitecturas ARM Cortex-M
- 3.3.1. NXP LPC1768
- 3.3.2. STM ST32L432KC



# Técnicas de I/O e interrupciones

Interfaz físico

Programación

UART y transceiver

4.8.3.

4.8.4.

4.8.5.

| 1.1         | Entrada/Salida                                                                     |
|-------------|------------------------------------------------------------------------------------|
| 1.2         | GPIO                                                                               |
| 1.3         | Interrupciones                                                                     |
| .3.1.       | Polling e interrupciones                                                           |
| .3.2.       | Esquemas hardware para la gestión de interrupciones                                |
| .3.3.       | Esquemas hardware para la gestión de interrupciones                                |
| .3.4.       | Conceptos de enmascaramiento, vector, prioridad, latencia, anidamiento y excepción |
| .3.5.       | Sleep                                                                              |
| .3.6.       | Particularización para la arquitectura Cortex-M0                                   |
| 1.4         | Temporizadores                                                                     |
| 1.5         | PWM                                                                                |
| <b>l.</b> 6 | ADC y DAC                                                                          |
| 1.7         | Sistemas controlados por eventos                                                   |
| .7.1.       | Concepto de sistema reactivo y de evento                                           |
| .7.2.       | Máquinas de estados finitos controladas por eventos                                |
| vento       | os y mensajes                                                                      |
| Stado       | s y variables extendidas, guardas                                                  |
| Codific     | cación en C                                                                        |
| ljemp]      | lo de aplicación completa                                                          |
| 1.8         | Comunicaciones serie asíncronas                                                    |
| .8.1.       | Concepto                                                                           |
| .8.2.       | Parámetros y variantes                                                             |

# Laboratorio

| $\frac{5.1}{}$ | Lenguaje de ensamble                        |
|----------------|---------------------------------------------|
| 5.2            | Entrada/Salida                              |
| 5.3            | Temporizadores e interrupciones             |
| 5.4            | Diseño de aplicación de mediana complejidad |